-- Copyright (C) 1991-2015 Altera Corporation. All rights reserved. -- Your use of Altera Corporation's design tools, logic functions -- and other software and tools, and its AMPP partner logic -- functions, and any output files from any of the foregoing -- (including device programming or simulation files), and any -- associated documentation or information are expressly subject -- to the terms and conditions of the Altera Program License -- Subscription Agreement, the Altera Quartus II License Agreement, -- the Altera MegaCore Function License Agreement, or other -- applicable license agreement, including, without limitation, -- that your use is for the sole purpose of programming logic -- devices manufactured by Altera and sold by Altera or its -- authorized distributors. Please refer to the applicable -- agreement for further details. -- -- This is a Quartus II output file. It is for reporting purposes only, and is -- not intended for use as a Quartus II input file. This file cannot be used -- to make Quartus II pin assignments - for instructions on how to make pin -- assignments, please see Quartus II help. --------------------------------------------------------------------------------- --------------------------------------------------------------------------------- -- NC : No Connect. This pin has no internal connection to the device. -- DNU : Do Not Use. This pin MUST NOT be connected. -- VCCPGM : Dedicated power pin for configuration, which MUST be connected to 1.8V, 2.5V, 3.0V or 3.3V depending on the requirements of the configuration device. -- VCCINT : Dedicated power pin, which MUST be connected to VCC (1.1V). -- VCCIO : Dedicated power pin, which MUST be connected to VCC -- of its bank. -- Bank 3A: 2.5V -- Bank 3B: 2.5V -- Bank 3C: 2.5V -- Bank 3D: 2.5V -- Bank 4D: 2.5V -- Bank 4C: 2.5V -- Bank 4B: 2.5V -- Bank 4A: 2.5V -- Bank 7A: 2.5V -- Bank 7B: 2.5V -- Bank 7C: 2.5V -- Bank 7D: 2.5V -- Bank 8D: 2.5V -- Bank 8C: 2.5V -- Bank 8B: 2.5V -- Bank 8A: 2.5V -- RREF : External reference resistor for the quad, MUST be connected to -- GND via a 2k Ohm resistor. -- GND : Dedicated ground pin. Dedicated GND pins MUST be connected to GND. -- It can also be used to report unused dedicated pins. The connection -- on the board for unused dedicated pins depends on whether this will -- be used in a future design. One example is device migration. When -- using device migration, refer to the device pin-tables. If it is a -- GND pin in the pin table or if it will not be used in a future design -- for another purpose the it MUST be connected to GND. If it is an unused -- dedicated pin, then it can be connected to a valid signal on the board -- (low, high, or toggling) if that signal is required for a different -- revision of the design. -- GND+ : Unused input pin. It can also be used to report unused dual-purpose pins. -- This pin should be connected to GND. It may also be connected to a -- valid signal on the board (low, high, or toggling) if that signal -- is required for a different revision of the design. -- GND* : Unused I/O pin. For transceiver I/O banks, connect each pin marked GND* -- either individually through a 10k Ohm resistor to GND or tie all pins -- together and connect through a single 10k Ohm resistor to GND. -- RESERVED : Unused I/O pin, which MUST be left unconnected. -- RESERVED_INPUT : Pin is tri-stated and should be connected to the board. -- RESERVED_INPUT_WITH_WEAK_PULLUP : Pin is tri-stated with internal weak pull-up resistor. -- RESERVED_INPUT_WITH_BUS_HOLD : Pin is tri-stated with bus-hold circuitry. -- RESERVED_OUTPUT_DRIVEN_HIGH : Pin is output driven high. -- GXB_NC : Unused GXB Transmitter or dedicated clock output pin. This pin -- must not be connected. --------------------------------------------------------------------------------- --------------------------------------------------------------------------------- -- Pin directions (input, output or bidir) are based on device operating in user mode. --------------------------------------------------------------------------------- Quartus II 64-Bit Version 15.0.0 Build 145 04/22/2015 SJ Full Version CHIP "Rx" ASSIGNED TO AN: 5AGXFB7H4F35C4 Pin Name/Usage : Location : Dir. : I/O Standard : Voltage : I/O Bank : User Assignment ------------------------------------------------------------------------------------------------------------- sysclk : A2 : input : 2.5 V : : 7A : Y ADC0in[1] : A3 : input : LVDS : : 7A : Y DEBUG[0] : A4 : bidir : 2.5 V : : 7A : Y DEBUG[1] : A5 : bidir : 2.5 V : : 7A : Y ADC3in[3](n) : A6 : input : LVDS : : 7B : Y ADC3in[3] : A7 : input : LVDS : : 7B : Y DEBUG[2] : A8 : bidir : 2.5 V : : 7B : Y VCCIO7B : A9 : power : : 2.5V : 7B : ADC3in[5] : A10 : input : LVDS : : 7B : Y ADC3in[1] : A11 : input : LVDS : : 7C : Y VCCIO7C : A12 : power : : 2.5V : 7C : ADC3in[7] : A13 : input : LVDS : : 7C : Y ADC0in[0] : A14 : input : LVDS : : 7D : Y VCCIO7D : A15 : power : : 2.5V : 7D : ADCclk0 : A16 : input : LVDS : : 8D : Y ADCclk0(n) : A17 : input : LVDS : : 8D : Y VCCIO8D : A18 : power : : 2.5V : 8D : ADC6in[13] : A19 : input : LVDS : : 8D : Y ADC6in[13](n) : A20 : input : LVDS : : 8D : Y VCCIO8C : A21 : power : : 2.5V : 8C : ADC5in[5] : A22 : input : LVDS : : 8C : Y ADC5in[10] : A23 : input : LVDS : : 8C : Y VCCIO8B : A24 : power : : 2.5V : 8B : ADC6in[8](n) : A25 : input : LVDS : : 8B : Y ADC6in[8] : A26 : input : LVDS : : 8B : Y enet_led_link1000 : A27 : input : 2.5 V : : 8A : Y ADC5in[0](n) : A28 : input : LVDS : : 8A : Y ADC5in[0] : A29 : input : LVDS : : 8A : Y ADC5in[12](n) : A30 : input : LVDS : : 8A : Y ADC5in[12] : A31 : input : LVDS : : 8A : Y ADC6in[14] : A32 : input : LVDS : : 8A : Y nCE : A33 : : : : 8A : GND : AA1 : gnd : : : : GND : AA2 : gnd : : : : GXB_NC : AA3 : : : : B0R : GXB_NC : AA4 : : : : B0R : VCCR_GXBR : AA5 : power : : 1.1V : : VCCR_GXBR : AA6 : power : : 1.1V : : gx_pll_refclkin2(n) : AA7 : input : 1.5-V PCML : : B0R : Y gx_pll_refclkin2 : AA8 : input : 1.5-V PCML : : B0R : Y GND : AA9 : gnd : : : : vme_data[4] : AA10 : bidir : 2.5 V : : 4B : Y GND : AA11 : gnd : : : : ADC_SYNCOUT[6] : AA12 : output : LVDS : : 4C : Y GND : AA13 : gnd : : : : ADC_SDIO[1] : AA14 : bidir : 2.5 V : : 4D : Y ADC1in[14] : AA15 : input : LVDS : : 4D : Y GND : AA16 : gnd : : : : DigOutput(n) : AA17 : output : LVDS : : 3D : Y vme_data[17] : AA18 : bidir : 2.5 V : : 3D : Y GND : AA19 : gnd : : : : ADC_SCLK[0] : AA20 : output : 2.5 V : : 3C : Y address[13] : AA21 : input : 2.5 V : : 3C : Y GND : AA22 : gnd : : : : address[23] : AA23 : input : 2.5 V : : 3B : Y GND : AA24 : gnd : : : : address[2] : AA25 : input : 2.5 V : : 3B : Y GND : AA26 : gnd : : : : GND : AA27 : : : : B0L : GND : AA28 : : : : B0L : VCCR_GXBL : AA29 : power : : 1.1V : : VCCR_GXBL : AA30 : power : : 1.1V : : GXB_NC : AA31 : : : : B0L : GXB_NC : AA32 : : : : B0L : GND : AA33 : gnd : : : : GND : AA34 : gnd : : : : GND : AB1 : : : : B0R : GND : AB2 : : : : B0R : GND : AB3 : gnd : : : : GND : AB4 : gnd : : : : GND : AB5 : gnd : : : : VCCPD4A : AB6 : power : : 2.5V : 4A : GND : AB7 : gnd : : : : GND : AB8 : gnd : : : : VCCPD4A : AB9 : power : : 2.5V : 4A : vme_data[20] : AB10 : bidir : 2.5 V : : 4B : Y ADC_SYNCOUT[4](n) : AB11 : output : LVDS : : 4C : Y ADC_SYNCOUT[4] : AB12 : output : LVDS : : 4C : Y ADC_SYNCOUT[7](n) : AB13 : output : LVDS : : 4C : Y ADC_SCLK[5] : AB14 : output : 2.5 V : : 4D : Y ADC_SCLK[4] : AB15 : output : 2.5 V : : 4D : Y vme_data[23] : AB16 : bidir : 2.5 V : : 4D : Y DigOutput : AB17 : output : LVDS : : 3D : Y CLK_SW_Control_1 : AB18 : output : 2.5 V : : 3D : Y vme_data[8] : AB19 : bidir : 2.5 V : : 3D : Y ADC_SCLK[2] : AB20 : output : 2.5 V : : 3C : Y address[29] : AB21 : input : 2.5 V : : 3C : Y address[24] : AB22 : input : 2.5 V : : 3C : Y address[14] : AB23 : input : 2.5 V : : 3B : Y address[3] : AB24 : input : 2.5 V : : 3B : Y address[7] : AB25 : input : 2.5 V : : 3B : Y VCCPD3 : AB26 : power : : 2.5V : : GND : AB27 : gnd : : : : GND : AB28 : gnd : : : : GND : AB29 : gnd : : : : GND : AB30 : gnd : : : : GND : AB31 : gnd : : : : GND : AB32 : gnd : : : : GND : AB33 : : : : B0L : GND : AB34 : : : : B0L : GND : AC1 : gnd : : : : GND : AC2 : gnd : : : : GXB_NC : AC3 : : : : B0R : GXB_NC : AC4 : : : : B0R : GND : AC5 : gnd : : : : GND* : AC6 : : : : 4A : GND* : AC7 : : : : 4A : GND* : AC8 : : : : 4B : GND* : AC9 : : : : 4B : GND* : AC10 : : : : 4B : ADC_SDIO[6] : AC11 : bidir : 2.5 V : : 4C : Y ADC_SDIO[4] : AC12 : bidir : 2.5 V : : 4C : Y ADC_SYNCOUT[7] : AC13 : output : LVDS : : 4C : Y ADC1in[1](n) : AC14 : input : LVDS : : 4D : Y address[5] : AC15 : input : 2.5 V : : 4D : Y vme_data[27] : AC16 : bidir : 2.5 V : : 4D : Y vme_data[31] : AC17 : bidir : 2.5 V : : 3D : Y _as : AC18 : input : 2.5 V : : 3D : Y vme_data[26] : AC19 : bidir : 2.5 V : : 3D : Y GND* : AC20 : : : : 3C : address[15] : AC21 : input : 2.5 V : : 3C : Y address[25] : AC22 : input : 2.5 V : : 3C : Y address[31] : AC23 : input : 2.5 V : : 3B : Y ADC2in[6](n) : AC24 : input : LVDS : : 3B : Y ADC2in[6] : AC25 : input : LVDS : : 3B : Y VCCPGM : AC26 : power : : 3.0V/3.3V : : VCCPD3 : AC27 : power : : 2.5V : : altera_reserved_tdo : AC28 : output : 2.5 V : : 3A : Y altera_reserved_tdi : AC29 : input : 2.5 V : : 3A : Y GND : AC30 : gnd : : : : Tx2(n) : AC31 : output : 1.5-V PCML : : B0L : Y Tx2 : AC32 : output : 1.5-V PCML : : B0L : Y GND : AC33 : gnd : : : : GND : AC34 : gnd : : : : GND : AD1 : : : : B0R : GND : AD2 : : : : B0R : GND : AD3 : gnd : : : : GND : AD4 : gnd : : : : VCCIO4A : AD5 : power : : 2.5V : 4A : samplingclock(n) : AD6 : output : LVDS : : 4A : Y GND : AD7 : gnd : : : : QSFP_Control[4] : AD8 : bidir : 2.5 V : : 4B : Y GND* : AD9 : : : : 4B : GND : AD10 : gnd : : : : GND* : AD11 : : : : 4C : ADC7in[7](n) : AD12 : input : LVDS : : 4C : Y GND : AD13 : gnd : : : : ADC1in[1] : AD14 : input : LVDS : : 4D : Y ADC_SCLK[3] : AD15 : output : 2.5 V : : 4D : Y GND : AD16 : gnd : : : : ADCclk1(n) : AD17 : input : LVDS : : 3D : Y DNU : AD18 : : : : : GND : AD19 : gnd : : : : vme_data[0] : AD20 : bidir : 2.5 V : : 3C : Y address[10] : AD21 : input : 2.5 V : : 3C : Y GND : AD22 : gnd : : : : address[26] : AD23 : input : 2.5 V : : 3B : Y ADC2in[13](n) : AD24 : input : LVDS : : 3B : Y GND : AD25 : gnd : : : : vme_data[29] : AD26 : bidir : 2.5 V : : 3A : Y vme_data[11] : AD27 : bidir : 2.5 V : : 3A : Y GND : AD28 : gnd : : : : address[16] : AD29 : input : 2.5 V : : 3A : Y VCCIO3A : AD30 : power : : 2.5V : 3A : GND : AD31 : gnd : : : : GND : AD32 : gnd : : : : Rx2(n) : AD33 : input : 1.5-V PCML : : B0L : Y Rx2 : AD34 : input : 1.5-V PCML : : B0L : Y GND : AE1 : gnd : : : : GND : AE2 : gnd : : : : GXB_NC : AE3 : : : : B0R : GXB_NC : AE4 : : : : B0R : GND : AE5 : gnd : : : : samplingclock : AE6 : output : LVDS : : 4A : Y GND* : AE7 : : : : 4A : GND* : AE8 : : : : 4B : samplinclocken : AE9 : output : 2.5 V : : 4B : Y GND* : AE10 : : : : 4B : GND* : AE11 : : : : 4C : ADC7in[7] : AE12 : input : LVDS : : 4C : Y ADC7in[13](n) : AE13 : input : LVDS : : 4C : Y ADC1in[8](n) : AE14 : input : LVDS : : 4D : Y ADC_SCLK[6] : AE15 : output : 2.5 V : : 4D : Y vme_data[21] : AE16 : bidir : 2.5 V : : 4D : Y ADCclk7(n) : AE17 : input : LVDS : : 3D : Y ADCclk1 : AE18 : input : LVDS : : 3D : Y vme_data[16] : AE19 : bidir : 2.5 V : : 3D : Y ADC2in[14](n) : AE20 : input : LVDS : : 3C : Y address[22] : AE21 : input : 2.5 V : : 3C : Y GND* : AE22 : : : : 3C : address[9] : AE23 : input : 2.5 V : : 3B : Y address[12] : AE24 : input : 2.5 V : : 3B : Y ADC2in[13] : AE25 : input : LVDS : : 3B : Y ADC_PDWN[0] : AE26 : output : 2.5 V : : 3A : Y GND* : AE27 : : : : 3A : ADC_PDWN[1] : AE28 : output : 2.5 V : : 3A : Y ADC_PDWN[2] : AE29 : output : 2.5 V : : 3A : Y GND : AE30 : gnd : : : : Tx1(n) : AE31 : output : 1.5-V PCML : : B0L : Y Tx1 : AE32 : output : 1.5-V PCML : : B0L : Y GND : AE33 : gnd : : : : GND : AE34 : gnd : : : : GND : AF1 : : : : B0R : GND : AF2 : : : : B0R : GND : AF3 : gnd : : : : GND : AF4 : gnd : : : : VCCIO4A : AF5 : power : : 2.5V : 4A : master_clock(n) : AF6 : input : LVDS : : 4A : Y am[2] : AF7 : input : 2.5 V : : 4A : Y SFP_Control[7] : AF8 : bidir : 2.5 V : : 4B : Y VCCIO4B : AF9 : power : : 2.5V : 4B : GND* : AF10 : : : : 4B : ADC7in[5](n) : AF11 : input : LVDS : : 4C : Y VCCIO4C : AF12 : power : : 2.5V : 4C : ADC7in[13] : AF13 : input : LVDS : : 4C : Y ADC1in[8] : AF14 : input : LVDS : : 4D : Y VCCIO4D : AF15 : power : : 2.5V : 4D : vme_data[22] : AF16 : bidir : 2.5 V : : 4D : Y ADCclk7 : AF17 : input : LVDS : : 3D : Y VCCIO3D : AF18 : power : : 2.5V : 3D : vme_data[28] : AF19 : bidir : 2.5 V : : 3D : Y ADC2in[14] : AF20 : input : LVDS : : 3C : Y VCCIO3C : AF21 : power : : 2.5V : 3C : address[8] : AF22 : input : 2.5 V : : 3C : Y ADC2in[5](n) : AF23 : input : LVDS : : 3B : Y VCCIO3B : AF24 : power : : 2.5V : 3B : dir_trans : AF25 : output : 2.5 V : : 3B : Y address[17] : AF26 : input : 2.5 V : : 3A : Y VCCIO3A : AF27 : power : : 2.5V : 3A : ADC_PDWN[3] : AF28 : output : 2.5 V : : 3A : Y ADC_PDWN[4] : AF29 : output : 2.5 V : : 3A : Y altera_reserved_tms : AF30 : input : 2.5 V : : 3A : Y GND : AF31 : gnd : : : : GND : AF32 : gnd : : : : Rx1(n) : AF33 : input : 1.5-V PCML : : B0L : Y Rx1 : AF34 : input : 1.5-V PCML : : B0L : Y GND : AG1 : gnd : : : : GND : AG2 : gnd : : : : GXB_NC : AG3 : : : : B0R : GXB_NC : AG4 : : : : B0R : GND : AG5 : gnd : : : : master_clock : AG6 : input : LVDS : : 4A : Y GND : AG7 : gnd : : : : ADC1in[4](n) : AG8 : input : LVDS : : 4B : Y ADC1in[10](n) : AG9 : input : LVDS : : 4B : Y GND : AG10 : gnd : : : : ADC7in[5] : AG11 : input : LVDS : : 4C : Y ADC7in[12](n) : AG12 : input : LVDS : : 4C : Y GND : AG13 : gnd : : : : ADC_SDIO[3] : AG14 : bidir : 2.5 V : : 4D : Y ADC7in[8](n) : AG15 : input : LVDS : : 4D : Y GND : AG16 : gnd : : : : ADC4in[0](n) : AG17 : input : LVDS : : 3D : Y ADC4in[14](n) : AG18 : input : LVDS : : 3D : Y GND : AG19 : gnd : : : : vme_data[18] : AG20 : bidir : 2.5 V : : 3C : Y address[18] : AG21 : input : 2.5 V : : 3C : Y GND : AG22 : gnd : : : : ADC2in[5] : AG23 : input : LVDS : : 3B : Y _vme_write : AG24 : input : 2.5 V : : 3B : Y GND : AG25 : gnd : : : : ADC_PDWN[5] : AG26 : output : 2.5 V : : 3A : Y ADC4in[5](n) : AG27 : input : LVDS : : 3A : Y GND : AG28 : gnd : : : : ADC_PDWN[6] : AG29 : output : 2.5 V : : 3A : Y GND : AG30 : gnd : : : : GXB_NC : AG31 : : : : B0L : GXB_NC : AG32 : : : : B0L : GND : AG33 : gnd : : : : GND : AG34 : gnd : : : : GND : AH1 : : : : B0R : GND : AH2 : : : : B0R : GND : AH3 : gnd : : : : GND : AH4 : gnd : : : : VCCIO4A : AH5 : power : : 2.5V : 4A : SFP_Control[6] : AH6 : bidir : 2.5 V : : 4A : Y ADC7in[6](n) : AH7 : input : LVDS : : 4A : Y ADC1in[4] : AH8 : input : LVDS : : 4B : Y ADC1in[10] : AH9 : input : LVDS : : 4B : Y ADC1in[9](n) : AH10 : input : LVDS : : 4B : Y address[4] : AH11 : input : 2.5 V : : 4C : Y ADC7in[12] : AH12 : input : LVDS : : 4C : Y ADC7in[1](n) : AH13 : input : LVDS : : 4C : Y ADC_SCLK[1] : AH14 : output : 2.5 V : : 4D : Y ADC7in[8] : AH15 : input : LVDS : : 4D : Y ADC1in[0](n) : AH16 : input : LVDS : : 4D : Y ADC4in[0] : AH17 : input : LVDS : : 3D : Y ADC4in[14] : AH18 : input : LVDS : : 3D : Y vme_data[19] : AH19 : bidir : 2.5 V : : 3D : Y ADC_SCLK[7] : AH20 : output : 2.5 V : : 3C : Y ADC2in[2](n) : AH21 : input : LVDS : : 3C : Y ADC2in[2] : AH22 : input : LVDS : : 3C : Y ADC2in[3](n) : AH23 : input : LVDS : : 3B : Y ADC2in[4](n) : AH24 : input : LVDS : : 3B : Y ADC2in[4] : AH25 : input : LVDS : : 3B : Y ADC_PDWN[7] : AH26 : output : 2.5 V : : 3A : Y ADC4in[5] : AH27 : input : LVDS : : 3A : Y ADCclk4(n) : AH28 : input : LVDS : : 3A : Y led_1 : AH29 : output : 2.5 V : : 3A : Y VCCIO3A : AH30 : power : : 2.5V : 3A : GND : AH31 : gnd : : : : GND : AH32 : gnd : : : : GND : AH33 : : : : B0L : GND : AH34 : : : : B0L : GND : AJ1 : gnd : : : : GND : AJ2 : gnd : : : : Tx8 : AJ3 : output : 1.5-V PCML : : B0R : Y Tx8(n) : AJ4 : output : 1.5-V PCML : : B0R : Y GND : AJ5 : gnd : : : : led_0 : AJ6 : output : 2.5 V : : 4A : Y ADC7in[6] : AJ7 : input : LVDS : : 4A : Y ADC1in[6](n) : AJ8 : input : LVDS : : 4B : Y VCCIO4B : AJ9 : power : : 2.5V : 4B : ADC1in[9] : AJ10 : input : LVDS : : 4B : Y ADC_SDIO[5] : AJ11 : bidir : 2.5 V : : 4C : Y VCCIO4C : AJ12 : power : : 2.5V : 4C : ADC7in[1] : AJ13 : input : LVDS : : 4C : Y CLK_SW_Control_0 : AJ14 : output : 2.5 V : : 4D : Y VCCIO4D : AJ15 : power : : 2.5V : 4D : ADC1in[0] : AJ16 : input : LVDS : : 4D : Y ADC4in[3](n) : AJ17 : input : LVDS : : 3D : Y VCCIO3D : AJ18 : power : : 2.5V : 3D : vme_data[12] : AJ19 : bidir : 2.5 V : : 3D : Y vme_data[30] : AJ20 : bidir : 2.5 V : : 3C : Y VCCIO3C : AJ21 : power : : 2.5V : 3C : ADC2in[0](n) : AJ22 : input : LVDS : : 3C : Y ADC2in[3] : AJ23 : input : LVDS : : 3B : Y VCCIO3B : AJ24 : power : : 2.5V : 3B : ADC2in[12](n) : AJ25 : input : LVDS : : 3B : Y ADC4in[13](n) : AJ26 : input : LVDS : : 3A : Y VCCIO3A : AJ27 : power : : 2.5V : 3A : ADCclk4 : AJ28 : input : LVDS : : 3A : Y ADC2in[7](n) : AJ29 : input : LVDS : : 3A : Y GND : AJ30 : gnd : : : : Tx0(n) : AJ31 : output : 1.5-V PCML : : B0L : Y Tx0 : AJ32 : output : 1.5-V PCML : : B0L : Y GND : AJ33 : gnd : : : : GND : AJ34 : gnd : : : : Rx8 : AK1 : input : 1.5-V PCML : : B0R : Y Rx8(n) : AK2 : input : 1.5-V PCML : : B0R : Y GND : AK3 : gnd : : : : GND : AK4 : gnd : : : : VCCIO4A : AK5 : power : : 2.5V : 4A : GND* : AK6 : : : : 4A : GND : AK7 : gnd : : : : ADC1in[6] : AK8 : input : LVDS : : 4B : Y ADC_SDIO[7] : AK9 : bidir : 2.5 V : : 4B : Y GND : AK10 : gnd : : : : GND* : AK11 : : : : 4C : ADC7in[11](n) : AK12 : input : LVDS : : 4C : Y GND : AK13 : gnd : : : : vme_data[25] : AK14 : bidir : 2.5 V : : 4D : Y ADC1in[13](n) : AK15 : input : LVDS : : 4D : Y GND : AK16 : gnd : : : : ADC4in[3] : AK17 : input : LVDS : : 3D : Y ADC4in[6](n) : AK18 : input : LVDS : : 3D : Y GND : AK19 : gnd : : : : vme_data[10] : AK20 : bidir : 2.5 V : : 3C : Y ADC2in[0] : AK21 : input : LVDS : : 3C : Y GND : AK22 : gnd : : : : address[30] : AK23 : input : 2.5 V : : 3B : Y ADC2in[12] : AK24 : input : LVDS : : 3B : Y GND : AK25 : gnd : : : : ADC4in[13] : AK26 : input : LVDS : : 3A : Y ADC4in[12](n) : AK27 : input : LVDS : : 3A : Y GND : AK28 : gnd : : : : ADC2in[7] : AK29 : input : LVDS : : 3A : Y VCCIO3A : AK30 : power : : 2.5V : 3A : GND : AK31 : gnd : : : : GND : AK32 : gnd : : : : Rx0(n) : AK33 : input : 1.5-V PCML : : B0L : Y Rx0 : AK34 : input : 1.5-V PCML : : B0L : Y GND : AL1 : gnd : : : : GND : AL2 : gnd : : : : GND : AL3 : gnd : : : : master_clock1(n) : AL4 : input : LVDS : : 4A : Y master_clock1 : AL5 : input : LVDS : : 4A : Y SFP_Control[4] : AL6 : bidir : 2.5 V : : 4A : Y ADC7in[3](n) : AL7 : input : LVDS : : 4A : Y ADC1in[2](n) : AL8 : input : LVDS : : 4B : Y QSFP1_Control[1] : AL9 : bidir : 2.5 V : : 4B : Y QSFP1_Control[2] : AL10 : bidir : 2.5 V : : 4B : Y address[11] : AL11 : input : 2.5 V : : 4C : Y ADC7in[11] : AL12 : input : LVDS : : 4C : Y ADC7in[4](n) : AL13 : input : LVDS : : 4C : Y ADC1in[12](n) : AL14 : input : LVDS : : 4D : Y ADC1in[13] : AL15 : input : LVDS : : 4D : Y ADC1in[5](n) : AL16 : input : LVDS : : 4D : Y vme_data[14] : AL17 : bidir : 2.5 V : : 3D : Y ADC4in[6] : AL18 : input : LVDS : : 3D : Y ADC4in[11](n) : AL19 : input : LVDS : : 3D : Y address[28] : AL20 : input : 2.5 V : : 3C : Y ADC2in[11](n) : AL21 : input : LVDS : : 3C : Y ADC2in[11] : AL22 : input : LVDS : : 3C : Y address[20] : AL23 : input : 2.5 V : : 3B : Y address[6] : AL24 : input : 2.5 V : : 3B : Y ADC4in[10](n) : AL25 : input : LVDS : : 3A : Y ADC4in[9](n) : AL26 : input : LVDS : : 3A : Y ADC4in[12] : AL27 : input : LVDS : : 3A : Y QSFP1_Control[3] : AL28 : bidir : 2.5 V : : 3A : Y QSFP1_Control[4] : AL29 : bidir : 2.5 V : : 3A : Y QSFP1_Control[5] : AL30 : bidir : 2.5 V : : 3A : Y QSFP1_Control[6] : AL31 : bidir : 2.5 V : : 3A : Y DNU : AL32 : : : : : GND : AL33 : gnd : : : : GND : AL34 : gnd : : : : RREF : AM1 : : : : : DNU : AM2 : : : : : SFP_Control[3] : AM3 : bidir : 2.5 V : : 4A : Y SFP_Control[2] : AM4 : bidir : 2.5 V : : 4A : Y ADC7in[2](n) : AM5 : input : LVDS : : 4A : Y SFP_Control[1] : AM6 : bidir : 2.5 V : : 4A : Y ADC7in[3] : AM7 : input : LVDS : : 4A : Y ADC1in[2] : AM8 : input : LVDS : : 4B : Y VCCIO4B : AM9 : power : : 2.5V : 4B : QSFP1_Control[0] : AM10 : bidir : 2.5 V : : 4B : Y ADC1in[3](n) : AM11 : input : LVDS : : 4B : Y VCCIO4C : AM12 : power : : 2.5V : 4C : ADC7in[4] : AM13 : input : LVDS : : 4C : Y ADC1in[12] : AM14 : input : LVDS : : 4D : Y VCCIO4D : AM15 : power : : 2.5V : 4D : ADC1in[5] : AM16 : input : LVDS : : 4D : Y vme_data[1] : AM17 : bidir : 2.5 V : : 3D : Y VCCIO3D : AM18 : power : : 2.5V : 3D : ADC4in[11] : AM19 : input : LVDS : : 3D : Y address[19] : AM20 : input : 2.5 V : : 3C : Y VCCIO3C : AM21 : power : : 2.5V : 3C : ADC2in[9](n) : AM22 : input : LVDS : : 3C : Y address[21] : AM23 : input : 2.5 V : : 3B : Y VCCIO3B : AM24 : power : : 2.5V : 3B : ADC4in[10] : AM25 : input : LVDS : : 3A : Y ADC4in[9] : AM26 : input : LVDS : : 3A : Y VCCIO3A : AM27 : power : : 2.5V : 3A : QSFP_Control[2] : AM28 : bidir : 2.5 V : : 3A : Y ADC_FDB[5] : AM29 : input : 2.5 V : : 3A : Y ADC_FDB[6] : AM30 : input : 2.5 V : : 3A : Y ADC_FDB[7] : AM31 : input : 2.5 V : : 3A : Y DCLK : AM32 : : : : 3A : AS_DATA3, DATA3 : AM33 : : : : 3A : nCSO, DATA4 : AM34 : : : : 3A : GND : AN1 : gnd : : : : DNU : AN2 : : : : : ADC7in[0] : AN3 : input : LVDS : : 4A : Y GND : AN4 : gnd : : : : ADC7in[2] : AN5 : input : LVDS : : 4A : Y SFP_Control[0] : AN6 : bidir : 2.5 V : : 4A : Y GND : AN7 : gnd : : : : ADC1in[11] : AN8 : input : LVDS : : 4B : Y ADC1in[11](n) : AN9 : input : LVDS : : 4B : Y GND : AN10 : gnd : : : : ADC1in[3] : AN11 : input : LVDS : : 4B : Y ADC_SYNCOUT[5](n) : AN12 : output : LVDS : : 4C : Y GND : AN13 : gnd : : : : ADC7in[10](n) : AN14 : input : LVDS : : 4C : Y ADC_SDIO[2] : AN15 : bidir : 2.5 V : : 4D : Y GND : AN16 : gnd : : : : vme_data[2] : AN17 : bidir : 2.5 V : : 3D : Y ADC4in[2](n) : AN18 : input : LVDS : : 3D : Y GND : AN19 : gnd : : : : ADC2in[10](n) : AN20 : input : LVDS : : 3C : Y ADC2in[9] : AN21 : input : LVDS : : 3C : Y GND : AN22 : gnd : : : : ADC2in[8](n) : AN23 : input : LVDS : : 3B : Y ADC2in[8] : AN24 : input : LVDS : : 3B : Y GND : AN25 : gnd : : : : GND* : AN26 : : : : 3A : GND* : AN27 : : : : 3A : GND : AN28 : gnd : : : : ADC4in[4](n) : AN29 : input : LVDS : : 3A : Y ADC4in[7](n) : AN30 : input : LVDS : : 3A : Y GND : AN31 : gnd : : : : altera_reserved_tck : AN32 : input : 2.5 V : : 3A : Y AS_DATA1, DATA1 : AN33 : : : : 3A : AS_DATA0, ASDO, DATA0 : AN34 : : : : 3A : ADC7in[0](n) : AP2 : input : LVDS : : 4A : Y ADC7in[14](n) : AP3 : input : LVDS : : 4A : Y ADC7in[14] : AP4 : input : LVDS : : 4A : Y ADC7in[9] : AP5 : input : LVDS : : 4A : Y ADC7in[9](n) : AP6 : input : LVDS : : 4A : Y SFP_Control[5] : AP7 : bidir : 2.5 V : : 4A : Y vme_data[24] : AP8 : bidir : 2.5 V : : 4A : Y VCCIO4B : AP9 : power : : 2.5V : 4B : ADC1in[7](n) : AP10 : input : LVDS : : 4B : Y ADC1in[7] : AP11 : input : LVDS : : 4B : Y VCCIO4C : AP12 : power : : 2.5V : 4C : ADC_SYNCOUT[5] : AP13 : output : LVDS : : 4C : Y ADC7in[10] : AP14 : input : LVDS : : 4C : Y VCCIO4D : AP15 : power : : 2.5V : 4D : ADC_SDIO[0] : AP16 : bidir : 2.5 V : : 4D : Y vme_data[13] : AP17 : bidir : 2.5 V : : 3D : Y VCCIO3D : AP18 : power : : 2.5V : 3D : ADC4in[2] : AP19 : input : LVDS : : 3D : Y ADC2in[10] : AP20 : input : LVDS : : 3C : Y VCCIO3C : AP21 : power : : 2.5V : 3C : ADC2in[1](n) : AP22 : input : LVDS : : 3B : Y ADC2in[1] : AP23 : input : LVDS : : 3B : Y VCCIO3B : AP24 : power : : 2.5V : 3B : ADC4in[8](n) : AP25 : input : LVDS : : 3A : Y ADC4in[8] : AP26 : input : LVDS : : 3A : Y ADC4in[1](n) : AP27 : input : LVDS : : 3A : Y ADC4in[1] : AP28 : input : LVDS : : 3A : Y ADC4in[4] : AP29 : input : LVDS : : 3A : Y ADC4in[7] : AP30 : input : LVDS : : 3A : Y ADCclk2(n) : AP31 : input : LVDS : : 3A : Y ADCclk2 : AP32 : input : LVDS : : 3A : Y AS_DATA2, DATA2 : AP33 : : : : 3A : GND : B1 : gnd : : : : QSFP_Control[3] : B2 : bidir : 2.5 V : : 7A : Y ADC0in[1](n) : B3 : input : LVDS : : 7A : Y GND : B4 : gnd : : : : DEBUG[6] : B5 : bidir : 2.5 V : : 7A : Y ADC3in[8] : B6 : input : LVDS : : 7B : Y GND : B7 : gnd : : : : DEBUG[7] : B8 : bidir : 2.5 V : : 7B : Y ADC3in[5](n) : B9 : input : LVDS : : 7B : Y GND : B10 : gnd : : : : ADC3in[1](n) : B11 : input : LVDS : : 7C : Y ADC3in[7](n) : B12 : input : LVDS : : 7C : Y GND : B13 : gnd : : : : ADC0in[7] : B14 : input : LVDS : : 7D : Y ADC0in[0](n) : B15 : input : LVDS : : 7D : Y GND : B16 : gnd : : : : vme_data[6] : B17 : bidir : 2.5 V : : 8D : Y ADC6in[3](n) : B18 : input : LVDS : : 8D : Y GND : B19 : gnd : : : : ADC_CSB[1] : B20 : output : 2.5 V : : 8C : Y ADC5in[5](n) : B21 : input : LVDS : : 8C : Y GND : B22 : gnd : : : : ADC5in[10](n) : B23 : input : LVDS : : 8C : Y ADC6in[0] : B24 : input : LVDS : : 8B : Y GND : B25 : gnd : : : : ADC6in[4] : B26 : input : LVDS : : 8B : Y enet_resetn : B27 : output : 2.5 V : : 8A : Y GND : B28 : gnd : : : : enet_gtx_clk : B29 : output : 2.5 V : : 8A : Y enet_rx_d[0] : B30 : input : 2.5 V : : 8A : Y GND : B31 : gnd : : : : ADC6in[14](n) : B32 : input : LVDS : : 8A : Y GND : B33 : : : : 8A : nSTATUS : B34 : : : : 8A : ADC0in[3] : C1 : input : LVDS : : 7A : Y ADC0in[3](n) : C2 : input : LVDS : : 7A : Y ADC0in[13] : C3 : input : LVDS : : 7A : Y ~ALTERA_CRC_ERROR~ / RESERVED_OUTPUT_OPEN_DRAIN : C4 : output : 2.5 V : : 7A : Y VCCIO7A : C5 : power : : 2.5V : 7A : ADC0in[10] : C6 : input : LVDS : : 7A : Y ADC3in[8](n) : C7 : input : LVDS : : 7B : Y ADC3in[9] : C8 : input : LVDS : : 7B : Y VCCIO7B : C9 : power : : 2.5V : 7B : ADC_SYNCOUT[3] : C10 : output : LVDS : : 7C : Y ADC3in[2] : C11 : input : LVDS : : 7C : Y VCCIO7C : C12 : power : : 2.5V : 7C : GND* : C13 : : : : 7D : ADC0in[7](n) : C14 : input : LVDS : : 7D : Y VCCIO7D : C15 : power : : 2.5V : 7D : ADC0in[9] : C16 : input : LVDS : : 7D : Y vme_data[9] : C17 : bidir : 2.5 V : : 8D : Y VCCIO8D : C18 : power : : 2.5V : 8D : ADC6in[3] : C19 : input : LVDS : : 8D : Y ADC_CSB[2] : C20 : output : 2.5 V : : 8C : Y VCCIO8C : C21 : power : : 2.5V : 8C : ADC5in[8] : C22 : input : LVDS : : 8C : Y ADC6in[0](n) : C23 : input : LVDS : : 8B : Y VCCIO8B : C24 : power : : 2.5V : 8B : enet_rx_dv : C25 : input : 2.5 V : : 8B : Y ADC6in[4](n) : C26 : input : LVDS : : 8B : Y VCCIO8A : C27 : power : : 2.5V : 8A : ADC5in[11](n) : C28 : input : LVDS : : 8A : Y enet_intn : C29 : input : 2.5 V : : 8A : Y VCCIO8A : C30 : power : : 2.5V : 8A : enet_rx_d[1] : C31 : input : 2.5 V : : 8A : Y ADC6in[9](n) : C32 : input : LVDS : : 8A : Y nCONFIG : C33 : : : : 8A : CONF_DONE : C34 : : : : 8A : ADC0in[5] : D1 : input : LVDS : : 7A : Y GND : D2 : gnd : : : : ADC0in[13](n) : D3 : input : LVDS : : 7A : Y GND : D4 : gnd : : : : ADC0in[10](n) : D5 : input : LVDS : : 7A : Y ADC0in[14] : D6 : input : LVDS : : 7A : Y ADC3in[9](n) : D7 : input : LVDS : : 7B : Y ADC3in[4] : D8 : input : LVDS : : 7B : Y ADC3in[4](n) : D9 : input : LVDS : : 7B : Y ADC_SYNCOUT[3](n) : D10 : output : LVDS : : 7C : Y ADC3in[2](n) : D11 : input : LVDS : : 7C : Y GND* : D12 : : : : 7C : GND* : D13 : : : : 7D : ADC0in[11] : D14 : input : LVDS : : 7D : Y _ga[1] : D15 : input : 2.5 V : : 7D : Y ADC0in[9](n) : D16 : input : LVDS : : 7D : Y vme_data[15] : D17 : bidir : 2.5 V : : 8D : Y ADC6in[1](n) : D18 : input : LVDS : : 8D : Y ADC6in[1] : D19 : input : LVDS : : 8D : Y ADC5in[14] : D20 : input : LVDS : : 8C : Y ADC5in[7] : D21 : input : LVDS : : 8C : Y ADC5in[8](n) : D22 : input : LVDS : : 8C : Y QSFP_Control[6] : D23 : bidir : 2.5 V : : 8B : Y ADC6in[2] : D24 : input : LVDS : : 8B : Y enet_rx_clk : D25 : input : 2.5 V : : 8B : Y ADC5in[9] : D26 : input : LVDS : : 8A : Y ADC5in[11] : D27 : input : LVDS : : 8A : Y enet_mdio : D28 : output : 2.5 V : : 8A : Y ADCclk5 : D29 : input : LVDS : : 8A : Y enet_mdc : D30 : output : 2.5 V : : 8A : Y enet_rx_d[3] : D31 : input : 2.5 V : : 8A : Y enet_tx_d[1] : D32 : output : 2.5 V : : 8A : Y ADC6in[9] : D33 : input : LVDS : : 8A : Y MSEL0 : D34 : : : : 8A : GND* : E1 : : : : 7A : ADC0in[5](n) : E2 : input : LVDS : : 7A : Y ADC0in[4] : E3 : input : LVDS : : 7A : Y ADC0in[4](n) : E4 : input : LVDS : : 7A : Y DEBUG[3] : E5 : bidir : 2.5 V : : 7A : Y ADC0in[14](n) : E6 : input : LVDS : : 7A : Y GND : E7 : gnd : : : : DEBUG[4] : E8 : bidir : 2.5 V : : 7B : Y DEBUG[5] : E9 : bidir : 2.5 V : : 7B : Y GND : E10 : gnd : : : : ADC3in[11] : E11 : input : LVDS : : 7C : Y GND* : E12 : : : : 7C : GND : E13 : gnd : : : : ADC0in[11](n) : E14 : input : LVDS : : 7D : Y led_2 : E15 : output : 2.5 V : : 7D : Y GND : E16 : gnd : : : : vme_data[7] : E17 : bidir : 2.5 V : : 8D : Y _iack : E18 : input : 2.5 V : : 8D : Y GND : E19 : gnd : : : : ADC5in[14](n) : E20 : input : LVDS : : 8C : Y ADC5in[7](n) : E21 : input : LVDS : : 8C : Y GND : E22 : gnd : : : : enet_tx_d[0] : E23 : output : 2.5 V : : 8B : Y ADC6in[2](n) : E24 : input : LVDS : : 8B : Y GND : E25 : gnd : : : : ADC6in[5] : E26 : input : LVDS : : 8A : Y ADC5in[9](n) : E27 : input : LVDS : : 8A : Y GND : E28 : gnd : : : : ADCclk5(n) : E29 : input : LVDS : : 8A : Y enet_rx_d[2] : E30 : input : 2.5 V : : 8A : Y GND : E31 : gnd : : : : enet_tx_d[2] : E32 : output : 2.5 V : : 8A : Y DNU : E33 : : : : : GND : E34 : gnd : : : : GND* : F1 : : : : 7A : VCCIO7A : F2 : power : : 2.5V : 7A : GND : F3 : gnd : : : : GND : F4 : gnd : : : : VCCIO7A : F5 : power : : 2.5V : 7A : GND* : F6 : : : : 7A : GND* : F7 : : : : 7B : GND* : F8 : : : : 7B : VCCIO7B : F9 : power : : 2.5V : 7B : ADC3in[6] : F10 : input : LVDS : : 7C : Y ADC3in[11](n) : F11 : input : LVDS : : 7C : Y VCCIO7C : F12 : power : : 2.5V : 7C : ADC3in[10] : F13 : input : LVDS : : 7C : Y ADC0in[8] : F14 : input : LVDS : : 7D : Y VCCIO7D : F15 : power : : 2.5V : 7D : ADC0in[6] : F16 : input : LVDS : : 7D : Y ADC6in[7] : F17 : input : LVDS : : 8D : Y VCCIO8D : F18 : power : : 2.5V : 8D : address[27] : F19 : input : 2.5 V : : 8D : Y ADC5in[6] : F20 : input : LVDS : : 8C : Y VCCIO8C : F21 : power : : 2.5V : 8C : ADC5in[4] : F22 : input : LVDS : : 8C : Y DigIn[1] : F23 : input : LVDS : : 8B : Y VCCIO8B : F24 : power : : 2.5V : 8B : ADC6in[6] : F25 : input : LVDS : : 8B : Y ADC6in[5](n) : F26 : input : LVDS : : 8A : Y VCCIO8A : F27 : power : : 2.5V : 8A : ADC5in[1] : F28 : input : LVDS : : 8A : Y ADC5in[1](n) : F29 : input : LVDS : : 8A : Y VCCIO8A : F30 : power : : 2.5V : 8A : GND : F31 : gnd : : : : GND : F32 : gnd : : : : DNU : F33 : : : : : RREF : F34 : : : : : GND : G1 : gnd : : : : GND : G2 : gnd : : : : GXB_NC : G3 : : : : B1R : GXB_NC : G4 : : : : B1R : GND : G5 : gnd : : : : GND* : G6 : : : : 7A : GND* : G7 : : : : 7B : GND* : G8 : : : : 7B : GND* : G9 : : : : 7B : ADC3in[6](n) : G10 : input : LVDS : : 7C : Y ADC0in[12] : G11 : input : LVDS : : 7C : Y ADC3in[13] : G12 : input : LVDS : : 7C : Y ADC3in[10](n) : G13 : input : LVDS : : 7C : Y ADC0in[8](n) : G14 : input : LVDS : : 7D : Y enet_rx : G15 : input : LVDS : : 7D : Y ADC0in[6](n) : G16 : input : LVDS : : 7D : Y ADC6in[7](n) : G17 : input : LVDS : : 8D : Y am[3] : G18 : input : 2.5 V : : 8D : Y am[5] : G19 : input : 2.5 V : : 8D : Y ADC5in[6](n) : G20 : input : LVDS : : 8C : Y GND* : G21 : : : : 8C : ADC5in[4](n) : G22 : input : LVDS : : 8C : Y DigIn[1](n) : G23 : input : LVDS : : 8B : Y ADC6in[12] : G24 : input : LVDS : : 8B : Y ADC6in[6](n) : G25 : input : LVDS : : 8B : Y ADC5in[2] : G26 : input : LVDS : : 8A : Y ADC5in[3] : G27 : input : LVDS : : 8A : Y ADC5in[3](n) : G28 : input : LVDS : : 8A : Y ADCclk6 : G29 : input : LVDS : : 8A : Y GND : G30 : gnd : : : : Tx7(n) : G31 : output : 1.5-V PCML : : B1L : Y Tx7 : G32 : output : 1.5-V PCML : : B1L : Y GND : G33 : gnd : : : : GND : G34 : gnd : : : : GND : H1 : : : : B1R : GND : H2 : : : : B1R : GND : H3 : gnd : : : : GND : H4 : gnd : : : : GND : H5 : : : : 7A : GND* : H6 : : : : 7A : GND : H7 : gnd : : : : ADC3in[0] : H8 : input : LVDS : : 7B : Y GND* : H9 : : : : 7B : GND : H10 : gnd : : : : ADC0in[12](n) : H11 : input : LVDS : : 7C : Y ADC3in[13](n) : H12 : input : LVDS : : 7C : Y GND : H13 : gnd : : : : ADC0in[2] : H14 : input : LVDS : : 7D : Y enet_rx(n) : H15 : input : LVDS : : 7D : Y GND : H16 : gnd : : : : ADC6in[10] : H17 : input : LVDS : : 8D : Y ADC6in[11] : H18 : input : LVDS : : 8D : Y GND : H19 : gnd : : : : QSFP_Control[0] : H20 : bidir : 2.5 V : : 8C : Y GND* : H21 : : : : 8C : GND : H22 : gnd : : : : DigIn[0] : H23 : input : LVDS : : 8B : Y ADC6in[12](n) : H24 : input : LVDS : : 8B : Y GND : H25 : gnd : : : : ADC5in[2](n) : H26 : input : LVDS : : 8A : Y enet_tx_d[3] : H27 : output : 2.5 V : : 8A : Y GND : H28 : gnd : : : : ADCclk6(n) : H29 : input : LVDS : : 8A : Y MSEL1 : H30 : : : : 8A : GND : H31 : gnd : : : : GND : H32 : gnd : : : : Rx7(n) : H33 : input : 1.5-V PCML : : B1L : Y Rx7 : H34 : input : 1.5-V PCML : : B1L : Y GND : J1 : gnd : : : : GND : J2 : gnd : : : : GXB_NC : J3 : : : : B1R : GXB_NC : J4 : : : : B1R : GND : J5 : gnd : : : : GND* : J6 : : : : 7A : GND* : J7 : : : : 7A : ADC3in[0](n) : J8 : input : LVDS : : 7B : Y VCCIO7B : J9 : power : : 2.5V : 7B : GND* : J10 : : : : 7B : ADC_SYNCOUT[1] : J11 : output : LVDS : : 7C : Y VCCIO7C : J12 : power : : 2.5V : 7C : ADC_SYNCOUT[0] : J13 : output : LVDS : : 7C : Y ADC0in[2](n) : J14 : input : LVDS : : 7D : Y VCCIO7D : J15 : power : : 2.5V : 7D : _dtack : J16 : output : 2.5 V : : 7D : Y ADC6in[10](n) : J17 : input : LVDS : : 8D : Y VCCIO8D : J18 : power : : 2.5V : 8D : ADC6in[11](n) : J19 : input : LVDS : : 8D : Y GND* : J20 : : : : 8C : VCCIO8C : J21 : power : : 2.5V : 8C : QSFP_Control[5] : J22 : bidir : 2.5 V : : 8C : Y DigIn[0](n) : J23 : input : LVDS : : 8B : Y VCCIO8B : J24 : power : : 2.5V : 8B : GND* : J25 : : : : 8B : GND* : J26 : : : : 8A : GND* : J27 : : : : 8A : enet_tx_en : J28 : output : 2.5 V : : 8A : Y VCCIO8A : J29 : power : : 2.5V : 8A : GND : J30 : gnd : : : : GXB_NC : J31 : : : : B1L : GXB_NC : J32 : : : : B1L : GND : J33 : gnd : : : : GND : J34 : gnd : : : : GND : K1 : : : : B1R : GND : K2 : : : : B1R : GND : K3 : gnd : : : : GND : K4 : gnd : : : : DNU : K5 : : : : : GND* : K6 : : : : 7A : GND* : K7 : : : : 7A : ADC3in[14](n) : K8 : input : LVDS : : 7B : Y ADC3in[14] : K9 : input : LVDS : : 7B : Y GND* : K10 : : : : 7B : ADC_SYNCOUT[1](n) : K11 : output : LVDS : : 7C : Y GND* : K12 : : : : 7C : ADC_SYNCOUT[0](n) : K13 : output : LVDS : : 7C : Y GND* : K14 : : : : 7D : GND* : K15 : : : : 7D : _ga[0] : K16 : input : 2.5 V : : 7D : Y _ds[0] : K17 : input : 2.5 V : : 8D : Y ADCclk3 : K18 : input : LVDS : : 8D : Y ADCclk3(n) : K19 : input : LVDS : : 8D : Y ADC5in[13] : K20 : input : LVDS : : 8C : Y ADC_FDA[0] : K21 : input : 2.5 V : : 8C : Y ADC_FDA[1] : K22 : input : 2.5 V : : 8C : Y ADC_FDA[2] : K23 : input : 2.5 V : : 8B : Y ADC_FDA[3] : K24 : input : 2.5 V : : 8B : Y ADC_FDA[4] : K25 : input : 2.5 V : : 8B : Y ADC_FDA[5] : K26 : input : 2.5 V : : 8A : Y ADC_FDA[6] : K27 : input : 2.5 V : : 8A : Y ADC_FDA[7] : K28 : input : 2.5 V : : 8A : Y _berr : K29 : output : 2.5 V : : 8A : Y MSEL2 : K30 : : : : 8A : GND : K31 : gnd : : : : GND : K32 : gnd : : : : GND : K33 : : : : B1L : GND : K34 : : : : B1L : GND : L1 : gnd : : : : GND : L2 : gnd : : : : GXB_NC : L3 : : : : B1R : GXB_NC : L4 : : : : B1R : GND : L5 : gnd : : : : GND* : L6 : : : : 7A : VCCIO7A : L7 : power : : 2.5V : 7A : GND : L8 : gnd : : : : GND* : L9 : : : : 7B : GND : L10 : gnd : : : : GND* : L11 : : : : 7C : vme_data[5] : L12 : bidir : 2.5 V : : 7C : Y GND : L13 : gnd : : : : GND* : L14 : : : : 7D : GND* : L15 : : : : 7D : GND : L16 : gnd : : : : _ds[1] : L17 : input : 2.5 V : : 8D : Y DNU : L18 : : : : : GND : L19 : gnd : : : : ADC5in[13](n) : L20 : input : LVDS : : 8C : Y GND* : L21 : : : : 8C : GND : L22 : gnd : : : : ADC_CSB[5] : L23 : output : 2.5 V : : 8B : Y ADC_CSB[6] : L24 : output : 2.5 V : : 8B : Y GND : L25 : gnd : : : : ADC_CSB[7] : L26 : output : 2.5 V : : 8A : Y CRC_ERROR_IN : L27 : input : 2.5 V : : 8A : Y GND : L28 : gnd : : : : GND* : L29 : : : : 8A : GND : L30 : gnd : : : : Tx6(n) : L31 : output : 1.5-V PCML : : B1L : Y Tx6 : L32 : output : 1.5-V PCML : : B1L : Y GND : L33 : gnd : : : : GND : L34 : gnd : : : : GND : M1 : : : : B1R : GND : M2 : : : : B1R : GND : M3 : gnd : : : : GND : M4 : gnd : : : : GND : M5 : gnd : : : : GND : M6 : gnd : : : : GND* : M7 : : : : 7A : GND* : M8 : : : : 7B : VCCPGM : M9 : power : : 3.0V/3.3V : : GND* : M10 : : : : 7B : ADC_SYNCOUT[2] : M11 : output : LVDS : : 7C : Y vme_data[3] : M12 : bidir : 2.5 V : : 7C : Y GND* : M13 : : : : 7C : GND* : M14 : : : : 7D : _ga[4] : M15 : input : 2.5 V : : 7D : Y _lword : M16 : input : 2.5 V : : 7D : Y enet_tx : M17 : output : LVDS : : 8D : Y am[0] : M18 : input : 2.5 V : : 8D : Y _ga[2] : M19 : input : 2.5 V : : 8D : Y ADC_CSB[0] : M20 : output : 2.5 V : : 8C : Y ADC_FDB[0] : M21 : input : 2.5 V : : 8C : Y ADC_FDB[1] : M22 : input : 2.5 V : : 8C : Y ADC_FDB[2] : M23 : input : 2.5 V : : 8B : Y ADC_FDB[3] : M24 : input : 2.5 V : : 8B : Y ADC_FDB[4] : M25 : input : 2.5 V : : 8B : Y VCCIO8A : M26 : power : : 2.5V : 8A : GND* : M27 : : : : 8A : VCCBAT : M28 : power : : 1.2V : : MSEL3 : M29 : : : : 8A : MSEL4 : M30 : : : : 8A : GND : M31 : gnd : : : : GND : M32 : gnd : : : : Rx6(n) : M33 : input : 1.5-V PCML : : B1L : Y Rx6 : M34 : input : 1.5-V PCML : : B1L : Y GND : N1 : gnd : : : : GND : N2 : gnd : : : : GXB_NC : N3 : : : : B1R : GXB_NC : N4 : : : : B1R : VCCR_GXBR : N5 : power : : 1.1V : : GND : N6 : gnd : : : : GND : N7 : gnd : : : : VCCPD7A : N8 : power : : 2.5V : 7A : VCCPD7A : N9 : power : : 2.5V : 7A : ADC3in[12] : N10 : input : LVDS : : 7B : Y ADC3in[12](n) : N11 : input : LVDS : : 7B : Y ADC_SYNCOUT[2](n) : N12 : output : LVDS : : 7C : Y GND* : N13 : : : : 7C : GND* : N14 : : : : 7D : _ga[3] : N15 : input : 2.5 V : : 7D : Y transceivers_OE : N16 : output : 2.5 V : : 7D : Y enet_tx(n) : N17 : output : LVDS : : 8D : Y GND* : N18 : : : : 8D : am[1] : N19 : input : 2.5 V : : 8D : Y GND* : N20 : : : : 8C : am[4] : N21 : input : 2.5 V : : 8C : Y ADC_CSB[3] : N22 : output : 2.5 V : : 8C : Y QSFP_Control[1] : N23 : bidir : 2.5 V : : 8B : Y GND* : N24 : : : : 8B : ADC_CSB[4] : N25 : output : 2.5 V : : 8B : Y VCCPD8 : N26 : power : : 2.5V : : VCCPD8 : N27 : power : : 2.5V : : GND : N28 : gnd : : : : GND : N29 : gnd : : : : VCCR_GXBL : N30 : power : : 1.1V : : Tx5(n) : N31 : output : 1.5-V PCML : : B1L : Y Tx5 : N32 : output : 1.5-V PCML : : B1L : Y GND : N33 : gnd : : : : GND : N34 : gnd : : : : GND : P1 : : : : B1R : GND : P2 : : : : B1R : GND : P3 : gnd : : : : GND : P4 : gnd : : : : VCCL_GXBR1 : P5 : power : : 1.1V : : VCCL_GXBR1 : P6 : power : : 1.1V : : VCCH_GXBR1 : P7 : power : : 1.5V : : GND : P8 : gnd : : : : VCCD_FPLL : P9 : power : : 1.5V : : GND : P10 : gnd : : : : GND* : P11 : : : : 7B : VCC_AUX : P12 : power : : 2.5V : : GND : P13 : gnd : : : : VCCPD7BCD : P14 : power : : 2.5V : : GND : P15 : gnd : : : : VCCPD7BCD : P16 : power : : 2.5V : : GND : P17 : gnd : : : : VCCP : P18 : power : : 1.1V : : GND : P19 : gnd : : : : VCCPD8 : P20 : power : : 2.5V : : GND : P21 : gnd : : : : VCCPD8 : P22 : power : : 2.5V : : GND : P23 : gnd : : : : VCC_AUX : P24 : power : : 2.5V : : GND : P25 : gnd : : : : VCCD_FPLL : P26 : power : : 1.5V : : GND : P27 : gnd : : : : VCCH_GXBL1 : P28 : power : : 1.5V : : VCCL_GXBL1 : P29 : power : : 1.1V : : VCCL_GXBL1 : P30 : power : : 1.1V : : GND : P31 : gnd : : : : GND : P32 : gnd : : : : Rx5(n) : P33 : input : 1.5-V PCML : : B1L : Y Rx5 : P34 : input : 1.5-V PCML : : B1L : Y GND : R1 : gnd : : : : GND : R2 : gnd : : : : GXB_NC : R3 : : : : B1R : GXB_NC : R4 : : : : B1R : GND : R5 : gnd : : : : VCCT_GXBR1 : R6 : power : : 1.1V : : GND : R7 : gnd : : : : GND : R8 : : : : B1R : GND : R9 : : : : B1R : GND : R10 : gnd : : : : VCCPD7BCD : R11 : power : : 2.5V : : GND : R12 : gnd : : : : VCCP : R13 : power : : 1.1V : : VCC : R14 : power : : 1.1V : : VCC : R15 : power : : 1.1V : : VCCD_FPLL : R16 : power : : 1.5V : : VCCA_FPLL : R17 : power : : 2.5V : : GND : R18 : gnd : : : : VCC : R19 : power : : 1.1V : : GND : R20 : gnd : : : : VCCP : R21 : power : : 1.1V : : GND : R22 : gnd : : : : VCC : R23 : power : : 1.1V : : GND : R24 : gnd : : : : VCC : R25 : power : : 1.1V : : gx_pll_refclkin1 : R26 : input : 1.5-V PCML : : B1L : Y gx_pll_refclkin1(n) : R27 : input : 1.5-V PCML : : B1L : Y GND : R28 : gnd : : : : VCCT_GXBL1 : R29 : power : : 1.1V : : GND : R30 : gnd : : : : GXB_NC : R31 : : : : B1L : GXB_NC : R32 : : : : B1L : GND : R33 : gnd : : : : GND : R34 : gnd : : : : GND : T1 : : : : B1R : GND : T2 : : : : B1R : GND : T3 : gnd : : : : GND : T4 : gnd : : : : VCCT_GXBR1 : T5 : power : : 1.1V : : GND : T6 : gnd : : : : VCCA_GXBR1 : T7 : power : : 2.5V : : GND : T8 : gnd : : : : VCCA_FPLL : T9 : power : : 2.5V : : VCCP : T10 : power : : 1.1V : : GND : T11 : gnd : : : : VCC : T12 : power : : 1.1V : : GND : T13 : gnd : : : : VCC : T14 : power : : 1.1V : : GND : T15 : gnd : : : : VCC : T16 : power : : 1.1V : : GND : T17 : gnd : : : : VCC : T18 : power : : 1.1V : : GND : T19 : gnd : : : : VCC : T20 : power : : 1.1V : : GND : T21 : gnd : : : : VCC : T22 : power : : 1.1V : : GND : T23 : gnd : : : : VCC : T24 : power : : 1.1V : : GND : T25 : gnd : : : : VCCA_FPLL : T26 : power : : 2.5V : : GND : T27 : gnd : : : : VCCA_GXBL1 : T28 : power : : 2.5V : : GND : T29 : gnd : : : : VCCT_GXBL1 : T30 : power : : 1.1V : : GND : T31 : gnd : : : : GND : T32 : gnd : : : : GND : T33 : : : : B1L : GND : T34 : : : : B1L : GND : U1 : gnd : : : : GND : U2 : gnd : : : : GXB_NC : U3 : : : : B1R : GXB_NC : U4 : : : : B1R : VCCR_GXBR : U5 : power : : 1.1V : : VCCR_GXBR : U6 : power : : 1.1V : : GND : U7 : gnd : : : : GND : U8 : : : : B1R : GND : U9 : : : : B1R : GND : U10 : gnd : : : : VCC : U11 : power : : 1.1V : : VCC : U12 : power : : 1.1V : : VCC : U13 : power : : 1.1V : : GND : U14 : gnd : : : : VCC : U15 : power : : 1.1V : : GND : U16 : gnd : : : : VCC : U17 : power : : 1.1V : : GND : U18 : gnd : : : : VCC : U19 : power : : 1.1V : : VCC : U20 : power : : 1.1V : : VCC : U21 : power : : 1.1V : : VCC : U22 : power : : 1.1V : : VCC : U23 : power : : 1.1V : : GND : U24 : gnd : : : : VCCP : U25 : power : : 1.1V : : GND : U26 : : : : B1L : GND : U27 : : : : B1L : GND : U28 : gnd : : : : VCCR_GXBL : U29 : power : : 1.1V : : VCCR_GXBL : U30 : power : : 1.1V : : Tx4(n) : U31 : output : 1.5-V PCML : : B1L : Y Tx4 : U32 : output : 1.5-V PCML : : B1L : Y GND : U33 : gnd : : : : GND : U34 : gnd : : : : GND : V1 : : : : B1R : GND : V2 : : : : B1R : GND : V3 : gnd : : : : GND : V4 : gnd : : : : VCCL_GXBR0 : V5 : power : : 1.1V : : VCCL_GXBR0 : V6 : power : : 1.1V : : VCCH_GXBR0 : V7 : power : : 1.5V : : GND : V8 : gnd : : : : VCCA_FPLL : V9 : power : : 2.5V : : VCCP : V10 : power : : 1.1V : : GND : V11 : gnd : : : : VCC : V12 : power : : 1.1V : : GND : V13 : gnd : : : : VCC : V14 : power : : 1.1V : : GND : V15 : gnd : : : : VCC : V16 : power : : 1.1V : : GND : V17 : gnd : : : : VCC : V18 : power : : 1.1V : : GND : V19 : gnd : : : : VCC : V20 : power : : 1.1V : : GND : V21 : gnd : : : : VCC : V22 : power : : 1.1V : : GND : V23 : gnd : : : : VCC : V24 : power : : 1.1V : : GND : V25 : gnd : : : : VCCA_FPLL : V26 : power : : 2.5V : : GND : V27 : gnd : : : : VCCH_GXBL0 : V28 : power : : 1.5V : : VCCL_GXBL0 : V29 : power : : 1.1V : : VCCL_GXBL0 : V30 : power : : 1.1V : : GND : V31 : gnd : : : : GND : V32 : gnd : : : : Rx4(n) : V33 : input : 1.5-V PCML : : B1L : Y Rx4 : V34 : input : 1.5-V PCML : : B1L : Y GND : W1 : gnd : : : : GND : W2 : gnd : : : : GXB_NC : W3 : : : : B0R : GXB_NC : W4 : : : : B0R : GND : W5 : gnd : : : : VCCT_GXBR0 : W6 : power : : 1.1V : : GND : W7 : gnd : : : : GND : W8 : : : : B0R : GND : W9 : : : : B0R : GND : W10 : gnd : : : : VCC_AUX : W11 : power : : 2.5V : : GND : W12 : gnd : : : : VCC : W13 : power : : 1.1V : : GND : W14 : gnd : : : : VCC : W15 : power : : 1.1V : : GND : W16 : gnd : : : : VCC : W17 : power : : 1.1V : : GND : W18 : gnd : : : : VCC : W19 : power : : 1.1V : : GND : W20 : gnd : : : : VCC : W21 : power : : 1.1V : : GND : W22 : gnd : : : : VCC : W23 : power : : 1.1V : : GND : W24 : gnd : : : : VCCP : W25 : power : : 1.1V : : gx_pll_refclkin0 : W26 : input : 1.5-V PCML : : B0L : Y gx_pll_refclkin0(n) : W27 : input : 1.5-V PCML : : B0L : Y GND : W28 : gnd : : : : VCCT_GXBL0 : W29 : power : : 1.1V : : GND : W30 : gnd : : : : Tx3(n) : W31 : output : 1.5-V PCML : : B0L : Y Tx3 : W32 : output : 1.5-V PCML : : B0L : Y GND : W33 : gnd : : : : GND : W34 : gnd : : : : GND : Y1 : : : : B0R : GND : Y2 : : : : B0R : GND : Y3 : gnd : : : : GND : Y4 : gnd : : : : VCCT_GXBR0 : Y5 : power : : 1.1V : : GND : Y6 : gnd : : : : VCCA_GXBR0 : Y7 : power : : 2.5V : : GND : Y8 : gnd : : : : VCCD_FPLL : Y9 : power : : 1.5V : : VCCPD4BCD : Y10 : power : : 2.5V : : ADC_SYNCOUT[6](n) : Y11 : output : LVDS : : 4C : Y VCCP : Y12 : power : : 1.1V : : VCC : Y13 : power : : 1.1V : : VCCPD4BCD : Y14 : power : : 2.5V : : ADC1in[14](n) : Y15 : input : LVDS : : 4D : Y VCCPD4BCD : Y16 : power : : 2.5V : : VCCD_FPLL : Y17 : power : : 1.5V : : VCCA_FPLL : Y18 : power : : 2.5V : : VCCP : Y19 : power : : 1.1V : : VCC : Y20 : power : : 1.1V : : VCCPD3 : Y21 : power : : 2.5V : : VCCP : Y22 : power : : 1.1V : : GND* : Y23 : : : : 3B : VCC_AUX : Y24 : power : : 2.5V : : VCCPD3 : Y25 : power : : 2.5V : : VCCD_FPLL : Y26 : power : : 1.5V : : GND : Y27 : gnd : : : : VCCA_GXBL0 : Y28 : power : : 2.5V : : GND : Y29 : gnd : : : : VCCT_GXBL0 : Y30 : power : : 1.1V : : GND : Y31 : gnd : : : : GND : Y32 : gnd : : : : Rx3(n) : Y33 : input : 1.5-V PCML : : B0L : Y Rx3 : Y34 : input : 1.5-V PCML : : B0L : Y